# MEMORY ARRAYS

#### Introduction

الانظمة الرقمية ايضا تطلب ذاكرات تخزين البيانات الناتجه عن الدوائر.

يوجد على سبيل المثال الـ Registers مبنيه من خلال الـ Flip-Flop هي نوع من الذاكرة التي تقوم بتخزين نعم لكن تخزين كميات صغيرة من البيانات لكن هنا سنقوم بشرح عن الذاكرات التي تقوم بتخزين كميات كبيرة من البيانات.

سنقوم بالقاء نظرة على الـ DRAM, SRAM & ROM .

dynamic random access memory (DRAM), static random access memory (SRAM), and read only memory (ROM)

كل ذاكرة من هاذي الذواكر تختلف في طريقة تخزينها للبيانات.

#### **Overview**



Figure 5.38 Generic memory array symbol

الصورة هاذي تظهر لك الـ symbol او الرمز العام للـ Memory Array's يتم تنظيم الذاكرة كمصفوفة 2D ,الذاكرة يمكن ان تكتب عليها محتويات او تقرأ على احد الصفوف او الـ Row's في المصفوفة.

يتم تحديد هذا الصف من خلال العنوان (Address).

والقيمة المكتوبة او المقروءة تسمى البيانات (Data).

المصفوفة التي تحتوي على m-bit data و m-bit addresses و m من الصفوف و m الاعمدة.

كل صف من البيانات (row of data) يسمى

وبتالى المصفوفة تحتوي على M-bit words . 2 M



Figure 5.39  $4 \times 3$  memory array: (a) symbol, (b) function

الصورة توضح memory array مع two address bits و ثلاث بتات للبيانات. الد بايتين عند الـ Address تحدد احد الصفوف الاربعة في المصفوفة.

يوجد عند الـ (b) يظهر بعض المعلومات المحتمله التي من الممكن ان تكون موجودة في الذاكرة في الذاكرة في الـ memory array .

عمق المصفوفة هو عدد الصفوف والعرض هو عدد الاعمدة الي هون اسمو Word Size طريقة حسابه سهله جدا depth × width .

نحسب الـ memory array هاذي اول شيء يوجد لدينا 4-word و 3-bit array

4 \* 3 array = 12



Figure 5.40 32 Kb array: depth =  $2^{10} = 1024$  words, width = 32 bits

الصورة هاي مكونة من 1024word \* 32-bit array

= 32,768.

المساحة:

Kb 32 = 1,024 / 32,768



# Figure 5.41 Bit cell

خلايا ؟ نعم هو حرفيا خلايا يتم تكوين الـ Memory Arrays على شكل cells او خلايا كل وحدة تخزن بت واحد من البيانات.

الصورة توضح لك الـ bit cell متصلة بـ Word Line & Bitline .

لكل مجموعة من الـ address bits تؤكد الذاكرة single wordline يقوم بتنشيط الـ bit cell في هذا الصف.

لما الـ wordline تكون HIGH البت المخزنة(stored bit) تنتقل الى Bitline .

والا فسيتم bitline فصله عن الـ bit cell .

تختلف هاذي الدوائر المستخدمة لتخزين باختلاف انواع الذاكرة.

لقراءة الـ bit cell الـ bitline يترك كـ left floating (Z) كـ خط عائما او في حالة مقاومة عالية بمعنى يمكن ان ياخذ قيم مختلفة اعتماد على البيئة الكهربائية.

ثم يتم تشغيل الـ Wordline من ما يسمح للقيمة المخزنة بقيادة الـ bitline الى 0 او 1.

للكتابة الـ bit cell ؟ الـ bitline يتم دفعها بقوة الى القيمة المطلوبة. ثم يتم تشغيل خط الـ wordline مما يؤدي توصيل bitline بالبت المخزن.

دفع القوة (strongly driven) يتغلب على محتويات الـ bit cell ويكتب القيمة المطلوبة في البت المخزن.

# **Organization**



Figure 5.42  $4 \times 3$  memory array

الصورة هاي تظهر لك التنظيم الداخلي (internal organization) لـ 3 × التنظيم الداخلي

التطبيق العملى لذاكرة اكبر بكثير مثل الى في الصورة.

في هاذي المصفوفة العملية تقوم المصفوفة بتخزين مثل الموجود في الصورة التي في الاعلى التي كانت في بداية الشرح 5.39.

**Memory Ports** 

كل الذاكرات عندهم واحد او اكثر من الـ ports او المنافذ.

كل port يمنح القراءة و و اوالكتابة الى الـ Memory Address .

الامثلة السابقة كلها كانت احادية المنفذ single-ported ذاكرات الـ multiported يمكن الوصول الى عدة عناوين في وقت واحد.



Figure 5.43 Three-ported memory

الصورة هاي بتوضح لك يوجد بها ثلاث بورتات مع اثنين من بورتات القراءة وبورت واحد للكتابة.

Port 1 : يقرأ البيانات من عنوان A1 الى الـ Port 1 .

Port 2: يقرأ البيانات من عنوان A2 الى RD2.

Port 3 : يقوم بكتابة البيانات من خلال الـ Write Data Input WD3 الى عنوان A3 على الـ rising edge نساعة اذا الكتابة صار لها Enabled تتم الكتابة WE3 .

يتم تحديد الـ Memory arrays حسب حجمها كما تعلمنا كيفية حسابها (depth × width) وعدد وانواع الـ Ports الى عندها.

تقوم جميع الذاكرات بتخزين البيانات ك bit cell لكن الفكرة كيفية تخزين هاذي البيانات.

الذاكرات يتم تصنيفها بناء على كيفية تخزين الـ bit's في الـ bit cell .

اوسع تصنیف لذاکرات هو الـ random access memory (RAM) مقابل random access memory (RAM) . memory (ROM)

الـ RAM تعتبر volatile بمعنى متطايرة مما يعنى انها تفقد بياناتها بمجرد ايقاف تشغيل الطاقة.

اما الـ ROM هي nonvolatile بمعنى غير متطايرة مما يعني انها تحفظ في بياناتها الى اجل غير مسمى حتى بدون وجود الطاقة.

اسامي الـ ROM & RAM تم تسميتها لا اسامي تاريخية بحته لم تعد ذات معنى بسبب تطور الذاكرات.

الـ RAM اسمها random access memory لانه اي بيانات word يتم الوصول اليها بنفس الـ word مثل اي word اخر بغض النظر عن الترتيب.

الـ sequential access memory (SAM) تصل الى البيانات القريبة بسرعة اكبر من البيانات البعيدة.

الـ ROM اسمها read only memory لانه تاريخيا كان من الممكن قراءتها فقط ولكن لا يمكن الكتابة عليها. هذه الاسماء يتم الوصول الى الـ ROM ايضا بشكل عشوائي.

في العصر الحديث الـ ROM المطور حديثا يمكن الكتابة عليه وقراءتها ايضا. الفرق في الاعلى احدهما غير متطايرة والاخرى متطايرة.

النوعان الرئيسيان من RAM هم (SRAM) and static RAM (SRAM) هم المناسبيان من RAM .dynamic RAM

الـ Dynamic RAM تقوم بتخزين البيانات كشحنة على capacitor.

الـ static RAM تقوم بتخزين البيانات باستخدام static RAM

عند الـ ROM's في اكثر من طريقة لكيفية الكتابة عليها والقراءة منها ومسحها.

#### **Dynamic Random Access Memory (DRAM)**

الـ Dynamic RAM تخزن bit مثل وجود او عدم وجود شحنة على (capacitor) (المكثف).



Figure 5.44 DRAM bit cell

الشكل هذا يوضح DRAM bit cell . الـ bit value تخزن على DRAM bit cell

الـ nMOS transistor يعمل كمفتاح يقوم اما بتوصيل او فصل المكثف عن bitline .

عندما يتم التأكيد على wordline يتم تشغيل ترانزسيتور nmos وتنتقل قيمة البت الى المخزنة الى bitline .



الصورة هاذي توضح عندما يتم شحن المكثف الى VDD تكون البتة المخزنة هي 1.



عندما يتم تفريغها الى GND تكون البتة المخزنة 0.

الـ capacitor node تكون dynamic لانه لا يتم دفعها بشكل نشط الى HIGH or LOW من خلال الـ ransistor المرتبط في VDD or GND .

في حالة القراءة يتم نقل البيانات من capacitor الى bitline .

عند الكتابة يتم نقل من الـ Bitline الى capacitor .

في حالة القراءة تدمر قيمة البت المخزنة على capacitor لذالك بعد القراءة يجب ان يتم عمل restored او هو rewritten بعد القراءة ليتم الحفاظ على البت.

حتى عندما تقرأ من الـ DRAM يجب ان يتم تحديث (refreshed) المحتويات قراءتها واعادة كتابتها (read and rewritten) كل milliseconds لانه الشحنه الموجودة على capacitor تتسرب.

#### **Static Random Access Memory (SRAM)**

ثابتة لان البتات المخزنة لا تحتاج الى تحديث الصورة توضح شكل SRAM Bit cell .



Figure 5.46 SRAM bit cell

يتم تخزين البتات على cross-coupled inverters .

كل cell عندها bitline & bitline` two output's

عندما يتم تاكيد الـ wordline يتم تشغيل الـ Nmos الاثنين ويتم نقل البيانات من والى الخطوط الـ bitline الـ bitline

### **Register Files**

الـ Digital systems في الغالب تستخدم الـ Registers لتخزين المتغيرات المؤقتة.

وهذة المجموعة من السجلات اسمها register file .

وعادة تكون صغيرة الحجم. و multiported sram array



Figure 5.47  $32 \times 32$  register file with two read ports and one write port

الصورة هاذي توضح 32-bit عا-32 و تم انشاؤة من ذاكرة ثلاثية المنفاذ يوجد لديه التنان من بورتات القراءة (A1/RD1 & RD2/A2) وبورت واحد للكتابة (WD3/A3) . العنوان 5-bit يمكن للعناوين هاذي الوصول الى كافة السجلات 32 =  $2^5$  اذن سجلان للقراءة وسجل واحد للكتابة في وقت واحد.

**Read Only Memory (ROM)** 

. presence or absence of transistors کے Bit



Figure 5.48 ROM bit cells containing 0 and 1

الصورة هاذي تظهر ROM bit cell بسيطة. لقراءة الـ cell يتم سحب الـ bitline بشكل ضعيف الى HIGH .

بعدها الـ wordline يتم تفعيلة ON .

اذا الترانزستور كان موجود فانه يسحب Bitline الى LOW اذا كان غائب الـ Bitline يبقى HIGH .

لاحظ ان bit cell rom هي combinational circuit ولا يوجد لديها حالة forget اذا تم الطاقة.

يمكن الاشارة الى محتويات الـ ROM بـ dot notation .



الصورة هاذي توضح العديد من الاشياء منها dot notation الى 4-word x 3-bit والتي تحتوي على بيانات.

تشير النقطة الموجودة عند التقاطع الصف wordline وعمود الـ bitline الى ان بت البيانات هو 1. على سبيل المثال top wordline عندو نقطة واحدة في Data<sub>1</sub> فبتائي: Address 11 is . 010

من الناحية النظرية يمكن بناء ROMs من خلال two-level logic مع مجموعة من الـ AND Gates و Gates



Figure 5.50  $4 \times 3$  ROM implementation using gates

الصورة هاذي توضح الـ ROM تم انشاؤها باستخدام ROM عم المساؤها باستخدام Data<sub>0</sub> البيانات ذات الـ single dot في هذه الحالة Data<sub>0</sub> ليست هناك حاجة لبوابة Data<sub>0</sub> .

يعتبر هذا التمثيل لذاكرة الـ ROM مثير للاهتمام لانه يوضح كيف يمكن لذاكرة ROM اداء اي وظيفة منطقية ذات مستويين. في الممارسة العملية يتم بناء الـ ROM من خلال الترانزستورات بدل من البوابات المنطقية لتقليل حجمها وتكلفتها.

الـ programmable ROM (PROM) القابل للبرمجة يضع ترانزستورا في كل Cell الفابل للبرمجة يضع ترانزستورا في كل bit ولكنه يوفر طريقة لتوصيل الترانزستور او فصله.



Figure 5.51 Fuse-programmable ROM bit cell

الصورة هاذي تظهر الـ bit cell لـ fuse-programmable ROM الصورة

يقوم المستخدم بتطبيق البرمجة عن طريق تطبيق high voltage لتفجير الصمامات بشكل انتقائي (blow fuses ).

في حال وجود fuse يتم توصيل الترانزيستور بـ GND وتظل الخلية عند 0.

اذا تم تدمير الـ fuse يتم فصل الترانزيستور من الـ Ground وتبقى الخلية عند 1.

ويسمى ايضا one-time programmable ROM لانة لا يمكن اصلاح الـ fuse بمجرد احتراقة.

الـ Reprogrammable ROMs توفر الية عكسية لتوصيل او فصل الترانزستور بـ GND الـ floating مع -fuse مع -floating مع -gate transistor . gate transistor

الـ floating gate فعليا غير متصلة باي اسلاك اخرى. عند تطبيق high voltages مناسبة تنفق الالكترونات عبر عازل (Insulator) الى بوابة العائمة (floating gate) مما يؤدي الى تشغيل الترانزستور وتوصيل bitline الى decoder output) wordline).

عندما يتعرض EPROM للأشعة فوق البنفسجية المكثفة (UV) لمدة نصف ساعة تقريبا يتم طرد الاكترونيات من الـ floating gate مما يؤدي الى ايقاف تشغيل الترانزستور.

تسمى هاذي الإجراءات programming and erasing, respectively . تستخدم الـ Flash memory & (EEPROM) Electrically erasable PROMs تتضمن على شريحة دوائر (programming) ، لذلك لا يلزم وجود ضوء فوق بنفسجي .

الـ EEPROM bit cells قابلة للمسح بشكل فردي تقوم الـ Flash memory بمسح كل اكبر من البتات وتكون ارخص بسبب الحاجة الى عدد اقل من دوائر المسح (erasing circuits).

انخفضت اسعار الـ Flash Memory منذ سنوات والان تبلغ قيمتها لكل قيقا بايت \$GB/0.075 . اصبح الفلاش وسيلة شائعة للغاية لتخزين كميات كبيرة من البيانات.

## **AhmadAlFareed**



https://twitter.com/dr retkit

https://www.youtube.com/@retkit1823/videos